به نام خدا

مهرسا پوريا 95101247

صبا چرمی مطلق 95101322

گزارش کار پروژه

عنوان پروژه:

محاسبه ب م م دو عدد دادهشده

# هدف پروژه:

شبیه سازی و ساختن مدار محاسبه کننده ی ب م م دو عدد هشت بیتی و نمایش حاصل روی سون سگمنت

### توضيح منطق و الگوريتمهای استفاده شده:

منطق كلى مدار بر اساس الگوريتم مشهور زير است:

الگوریتم اقلیدس، روشی موسوم به روش نردبانی یا تقسیمات متوالی برای یافتن بزرگترین مقسوم علیه مشترک دو عدد است که در ادامه، با مثالی آن را شرح میدهیم.

عدد بزرگتر را بر عدد کوچکتر تقسیم میکنیم و سپس عدد کوچکتر را بر باقیمانده ی نقسیم مزبور نقسیم میکنیم و این عمل را تا جایی که باقیمانده صفر شود ادامه میدهیم، آخرین باقیمانده غیرصفر، بزرگترین مقسوم علیه مشترک دو عدد مزبور است.

البته در پیادهسازی عملی به علت برتری تفریق بر تقسیم ، برای یافتن باقی مانده متوالیاً عدد کوچکتر را از عدد بزرگتر کم میکنیم اولین عدد حاصل که از عدد کوچکتر ،کوچکتر است باقی مانده ی تقسیم است.

| خارج قسم | ۴   | ۶  | 8  | 8 |  |
|----------|-----|----|----|---|--|
| AFF      | Y-F | ۳. | YF |   |  |
| باقىماند | ۳.  | 74 | ۶  |   |  |

$$AFS = Y \cdot F(F) + Y \cdot F$$

$$Y \cdot F = Y \cdot F(F) + Y \cdot F$$

$$Y \cdot F = Y \cdot F(F) + F(F) +$$

### الگوريتم قسمت نمايش عدد هشتبيتي توسط سونسگمنت:

بدین منظور باید عدد هشت بیتی باینری را به معادل bcd آن تبدیل کنیم که بزرگترین حالت ممکن ۲۵۵ است که معادل سه رقم bcd است.



که هر کدام از بلوکها عمل زیر را انجام میدهند:

اگر عدد ۴ و یا کوچکتر بود خروجی خود عدد است.

اگر عدد بزرگتر از ۴ باشد خروجی ورودی به علاوه ۳ است.

در پایان رقمهای bcd را در اختیار داریم.

# مراحل عملی و پیادهسازی با ماژولهای منطقی:

با توجه به الگوریتم توضیح داده شده در بخش قبل متوجه می شویم که در مدار شاهد تفریق های متوالی هستیم ؛که به این منظور مدارمان را با کلاک هماهنگ میکنیم در پیاده سازی این عمل از رجیستر های موازی استفاده میکنیم. دو عدد از

این حافظهها در مدار داریم که در یکی حاصل عدد کوچکتر ورودی هر چرخه و در دیگری قدر مطلق اختلاف عدد بزرگتر و کوچکتر هر چرخه نگهداری میشود.

حال به بیان دقیقتر ورودی های هر حافظه میپردازیم:

ورودی های رجیستری که مسئول نگهداری عدد کوچکتر است خروجی های یه مالتی پلکسر ۲ به ۱ هشتبیتی است که سلکت آن به به خروجی بزرگتربودن A از B بلوک مقایسه کننده ی هشتبیتی است و ورودی های متناظر صفر آن به عدد A است و یک آن به عدد B است. تا همیشه عدد کوچکتر به ورودی این رجیستر وارد شوند و در هر کلاک به خروجی انتقال یابند تا در چرخه ی بعدی مورد استفاده قرار گیرند.

رجیستر دوم مسئول نگهداری قدر مطلق اختلاف دو عدد ورودی هر چرخه است.

به این منظور ورودیهای آن خروجی یک مالتی پلکسر ۲ به ۱ هشتبیتی است که سلکت آن همان سلکت ماکس گفته شده در بالاست و ورودی متناظر صفر آن B-A و متناظر یک آن A-B است.

برای پیاده سازی عملی رجیسترهای بالا از ۴ عدد آیسی Is19574 که یک شیفت رجیستر موازی-موازی چهاربیتی است استفاده کردیم که ورودیهای آن مطابق دیتاشیت پیوست شده، متصل شده اند و مود مورداستفاده نیز به صورت زیر است:

همچنین برای ایجاد کلید ریست در مدار پایانه Clear هرکدام از شیفت رجیستر ها به هم متصل شدهاند و به وسیله یک گیت نات و کلید به زمین متصل شده اند.

که با بستن کلید ب.م.م محاسبه و با باز شدن ان عدد صفر روی سون سگمنت نمایش داده می شود.

| INPUTS |        |       |        |   |          | OUTPUTS |   |   |    |                |         |    |                |
|--------|--------|-------|--------|---|----------|---------|---|---|----|----------------|---------|----|----------------|
| SHI    | SHIFT/ | T/    | SERIAL |   | PARALLEL |         |   |   |    |                |         |    |                |
| CLEAR  | LOAD   | CLOCK | J      | ĸ | A        | В       | С | D | QA | a <sub>B</sub> | $a_{c}$ | αD | α <sub>D</sub> |
| L      | х      | ×     | ×      | X | ×        | Х       | Х | х | L  | L              | L       | L  | Н              |
| Н      | L      | t     | ×      | × | а        | ь       | C | đ | а  | b              | c       | d  | ď              |

برای هر کدام از مالتی پلکسر های مدار نیز از ای سی 74Is157 استفاده کردیم که دیتاشیت این ای سی نیز پیوست شده است.

خروجی های واحد های حافظه گفته شده به ابتدای مدار باز می گردند و توسط یک مالتی پلکسر در ابتدای مدار تعیین میشود که ورودی های هر چرخه ورودی های جدیدی که کاربر میخواهد ب.م.م انها را محاسبه کند باشد یا در مراحل محاسبات قرار داشته باشیم و مدار از حافظه ی مدار اطلاعات بخواند. بدین منظور باید سلکت ماکس مناسبی استفاده کنیم. خروجی های رجیستر را به ورودی های متناظر یک ماکس و ورودی مدار که همان اعداد مورد نظر کار بر است را به سلکت صفر ان متصل می کنده

ما فقط پس از بستن کلید ریست تمایل داریم مدار از کاربر ورودی بگیرد یعنی زمانی که خروجی های هر دو واحد حافظه گفته شده صفر باشند سلکت ماکس ابتدایی صفر باشد و در بقیه حالات سلکت یک شود.

به این منظور بیت به بیت ۸ بیت حافظه اول را با هم nor می کنیم. و همین کار را با حافظه دوم انجام می دهیم و حاصل دو فرایند را با هم or می کنیم. حال این مقدار به دست امده هنگامی که در حداقل یکی از واحد ها صفر باشد مقدار یک به خود میگیرد.

اما این هنوز برای سلکت ماکس اولیه مناسب نیست. پس از ریست در هر دو واحد حافظه صفر ذخیره شده و مقدار گفته شده در بالا یک میشود که مناسب است که با یک نات از این لحاظ سلکت مناسبی است اما در آخرین مرحله محاسبه ی ب.م.م نیز در یکی از واحد ها عدد صفر قرار میگیرد که باعث یک شدن مقدار بالا می شود و نامطلوب است. بنابرین باید این اشکال را رفع کنیم. به خروجی های رجیستر ها باز می گردیم. میدانیم که اگر خروجی یکی از حافظه ها صفر شد عدد حافظه ی دیگر باید به عنوان ب م م در خروجی ظاهر شود.

بدین منظور خروجی های حافظه ی مسئول تفاضل را به سلکت متناظر صفر و خروجی های واحد حافظه عدد کوچکتر هر چرخه را به سلکت یک یک ماکس نهایی می دهیم که خروجی آن ب.م.م است. حال باید برای این ماکس نیز سلکت مناسب انتخاب کنیم.

## که به صورت زیر محاسبه می شود:

| ای:                                               | é mux | , Sele | حاسبی t          |
|---------------------------------------------------|-------|--------|------------------|
| ٥٠ ست برست حافظه تعاضل : ١٠ ( ٥ )                 |       |        |                  |
| ا ا ا ا عدادهای : ل (۱۱)                          | 2     | 0      | X<br>I<br>o<br>X |
| 9 × 0   P =                                       | 0     | 1      |                  |
| 50 X 0 => f = xy                                  | 1     | 1      | ×                |
| الله نعایی Nor and بیت بهبت مین مرد البرمبتر است. |       | ct <=  | 1                |

وقتی رجیستر ها ریست می شوند محتویات هر دو صفر میشوند بنابراین به ناچار خروجی ماکس که همان خروجی مدار است صفر میش شود و در غیر این صورت قطعا صفر نمی شود. پس or تک به تک ۸ بیت خروجی فقط در هنگام ریست است که صفر میشود. با توجه به این اشکال سلکت ماکس اولیه مدار به این صورت رفع می شود:



برای ساختن تغریقکننده از فول ادر (آیسی Is8374) استفاده کردیم.برای مثال برای ساختن A-B از دو فول ادر استفاده کرده ارای ساختن A-B از دو فول ادر استفاده کرده Cin آیسی اول را به ورودی Cin آیسی بعد متصل کردیم سپس ۴ بیت کم ارزش A را به ورودی های متناظر با ورودی A آیسی دوم وصل میکنیم.سپس توسط آیسی با ورودی A آیسی دوم وصل میکنیم.سپس توسط آیسی Is0474 بیت های عدد B را تک به تک نات کرده و سپس چهار بیت کم ارزش حاصل را به چهار بیت ورودی متناظر با B آیسی اول و چهار بیت بعدی آن را به ورودی های متناظر با B آیسی بعدی وصل میکنیم. حاصل A-B میباشد.

قابل ذکر است که تمام محاسبات به صورت متمم یک میباشند.

قابل ذكر است كه براى مقايسه دو عدد A و B از آى سى Is8574 و cascade انها استفاده كرديم.

مدار ب م م اکنون کامل است

حال نحوه ی نمایش خروجی عدد هشت بیتی بر روی سون سگمنت را شرح می دهیم.

الگوریتم استفاده شده در بخش های قبل گفته شده است. بلوک مورد بحث را با استفاده از یک ماکس که سلکت آن خروجی یک مقایسه گر است که عدد ۴ بیتی وارد شده به آن بلوک را با ۴ مقایسه می کند و متناسب با آن در خروجی یا خود عدد یا به وسیله ی یک فول ادر جمع یافته ان با سه در خروجی ظاهر می شود ، می سازیم بدین ترتیب bcd عدد هشت بیتی را در اختیار داریم به وسیله ی انکودر bcd به سون سگمنت و خود سون سگمنت خروجی خواسته شده را نمایش می دهیم.

برای تولید کلاک از آی سی 555 استفاده کردیم مدار تولید کلاک به صورت زیر است:



#### تايمينگ مدار:

مدت زمان لازم برای محاسبه ی ب.م.م به فرکانس کلاک استفاده شده و همچنین تعداد مراحل تا وقتی که حاصل تفاضل یک مرحله صفر شود بستگی دارد.



